高性能锁相环PE3293及其应用
表2 PE3293的计数器设计表
分频比 | MSB | LSB | 地址位 | ||||
S11 | S10 | S9 | S8 | S7 | S1 | S0 | |
A14 | A13 | A12 | A11 | A10 | 1 | 1 | |
0 | 0 | 0 | 0 | 0 | 0 | 1 | 1 |
1 | 0 | 0 | 0 | 0 | 1 | 1 | 1 |
2 | 0 | 0 | 0 | 1 | 0 | 1 | 1 |
- | - | - | - | - | - | 1 | 1 |
31 | 1 | 1 | 1 | 1 | 1 | 1 | 1 |
在该频率合成器的程序控制中,如果控制引脚处于低阻状态,将有可能产生频率波动现象,这种情况可以通过51Ω的串联电阻来解决。在图5中,第1、7、13、19和23为保留引脚,可以将其连接到地或电源。为了获得最好的效果,Cin1(第5脚)应尽可能地靠近这些引脚,并对VCO部分接地引线采用RF布局布线技术,以免引入干扰。
5 结语
本文介绍了PE3293的基本原理和应用方法,利用该专用集成芯片设计的频率合成器具有较好的相位噪声特性、锁定时间和抑制寄生输出。在偏置为1kHz时,该器件的相位噪声小于60dBc/Hz,寄生输出小于-70dBc;步进为100kHz时,锁定时间小于2.3ms。
Tags:
作者:佚名评论内容只代表网友观点,与本站立场无关!
评论摘要(共 0 条,得分 0 分,平均 0 分)
查看完整评论